Курсовая работа: Проектирование цифрового фазового звена

Министерство образования и науки РФ

РГРТА

Пояснительная записка

к курсовому проекту по дисциплине

"Цифровые устройства и микропроцессоры"

Студент Доронин М. О.

Группа 215 специальность 2015

Возможно вы искали - Курсовая работа: Проектирование цифрового фильтра верхних частот

2005

Содержание

Введение

Формализация задачи

Разработка и описание общего алгоритма и функционирования фильтра

Похожий материал - Курсовая работа: Проектирование цифровой коммутационной станции МиниКОМ DX-500ЖТ

Листинг программного модуля вычисления выходного отсчета

Составление и описание электрической принципиальной схемы устройства

Расчёт быстродействия устройства

Расчет АЧХ и ФЧХ устройства для заданных и реальных значений коэффициентов. Оценка устойчивости устройства

Заключение

Очень интересно - Курсовая работа: Проектирование эквалайзера с активными фильтрами

Список использованных источников

Введение

С внедрением в промышленность цифровых технологий появилась возможность строить устройства обработки оцифрованных сигналов вычислительным методом. Такой способ обладает рядом важных преимуществ, таких как повышенная точность обработки, меньшая зависимость параметров от внешних условий, а также возможность реализации таких обрабатывающих устройств, которые невозможно или трудно было реализовать в аналоговом виде. К таким устройствам относятся и цифровые фильтры, для которых стало возможным построение разнообразных частотных характеристик путем их аналитической задачи. При этом реализуемы и фильтры традиционных типов: нижних частот, верхних частот, полосовые и режекторные.

По заданию требуется спроектировать цифровое фазовое звено, используя набор К1821, включающий микропроцессор ВМ85, ПЗУ и порты на микросхеме РФ55, ОЗУ, таймер счетчик и порты на микросхеме РУ55. Входной сигнал аналоговый, оцифровывается с помощью 8 - разрядного АЦП КР572ПВ3, после чего имеет вид отсчетов, следующих через интервал дискретизации. После обработки сигнал в дополнительном цифровом коде должен передаваться в порт ввода-вывода по алгоритму с квитированием. Частота дискретизации FД = 8 кГц, разрядность выходного сигнала 8. Обработка должна происходить в реальном масштабе времени. При проектировании следует придерживаться двух критериев: минимальная аппаратная конфигурация устройства и минимальное время операций обработки сигнала (вычисления). При определенных условиях эти критерии противоречат друг другу.

Формализация задачи

Минимальная конфигурация МП-системы на основе набора К1821, характеристики АЦП (572ПВ3) и технические требования по обеспечению их работы определяют функциональную схему разрабатываемого устройства, приведенную на рис.1.

Вам будет интересно - Курсовая работа: Проектирование электродвигателя постоянного тока

Рис.1. Функциональная схема устройства.

Входное напряжение UВХ через согласующий усилитель подается на вход AI1 АЦП. Согласующий усилитель включен с целью увеличения размаха входного напряжения до требуемого для работы АЦП. Сдвиг входного напряжения в рабочую область АЦП осуществляет напряжение UC М , поступающее на вход AI2. Опорное напряжение UОП1 требуется для работы ЦАП, входящего в состав БИС 572ПВ3.

Коэффициент усиления усилителя: КСОГЛ = DUАЦП /DUВХ = 5.

Напряжение смещения: UСМ = DUАЦП /2 = +5 В.

Опорное напряжение: UОП1 = - 10 В.

Похожий материал - Курсовая работа: Проектирование электронной пушки

Сброс и запуск АЦП осуществляется по входу /RD (при постоянном значении /CS= 0) импульсом низкого уровня с выхода TOUTтаймера, настроенного на формирование импульсов с частотой дискретизации FД.

Тактирование регистра последовательных приближений АЦП осуществляется тактовыми импульсами CLKМП-системы, поступающими через логическую схему И на тактовый вход СLKАЦП. Высокий уровень сигнала /BUSY, устанавливающийся при окончании преобразования, прекращает поступление импульсов CLKна тактовый вход АЦП.

Тактовая частота преобразования АЦП не должна превышать 1,5 МГц, поэтому примем FCLK АЦП = FCLK МП = 1,5 МГц. Если при такой тактовой частоте не обеспечивается требуемое быстродействие фильтра, тактовую частоту МП необходимо повысить, а для тактирования АЦП использовать делитель частоты FCLK МП или внутренний асинхронный генератор тактовых импульсов, настроенный на частоту FCLK АЦП выбором постоянной времени времязадающей RC-цепи.

Время преобразования текущего отсчета входного напряжения в код составляет 8 периодов тактовой частоты: tПР = 8TCLK АЦП = 5,3 мкс.