Реферат: ПЛИС Xilinx семейства Virtex™

ПЛИС семейства Virtex

1. Особенности

• Высокопроизводительные, большой емкости, программируемые пользователем логические интегральные схемы с архитектурой FPGA (FieldProgrammableGateArrays):

— емкость от 50К до 1М системных вентилей;

— системная производительность до 200 МГц;

Возможно вы искали - Реферат: ПРОЕКТИРОВАНИЕ И КОНСТРУИРОВАНИЕ СВЧ ИНТЕГРАЛЬНЫХ УСТРОЙСТВ

— совместимы с шиной PCI 66 МГц;

— поддерживают функцию Hot-swap для CompactPCI.

• Поддержка большинства стандартов ввода-вывода (технология SelectIO™):

— 16 высокопроизводительных стандартов ввода — вывода;

— прямое подключение к ZBTRAM устройствам.

Похожий материал - Реферат: Передающее устройство одноволоконной оптической сети

• Встроенные цепи управления тактированием:

— четыре встроенных модуля автоподстройки задержек (DLL -delay-lockedloop) для расширенного управления тактовыми сигналами как внутри кристалла, так и всего устройства;

— четыре глобальные сети распределения тактовых сигналов с малыми разбегами фронтов, плюс 24 локальные тактовые сети.

• Иерархическая система элементов памяти:

— на базе 4-входовых таблиц преобразования (4-LUT - - Look-UpTable), конфигурируемых либо как 16-битовое ОЗУ (RandomAccessMemory), либо как 16-разрядный сдвиговый регистр;

Очень интересно - Реферат: Передающий модуль бортового ретранслятора станции активных помех

— встроенная блочная память, каждый блок конфигурируется как синхронное двухпортовое ОЗУ емкостью 4 Кбит;

— быстрые интерфейсы к внешнему высокопроизводительному ОЗУ.

• Гибкая архитектура с балансом быстродействия и плотности упаковки логики:

— специальная логика ускоренного переноса для высокоскоростных арифметических операций;

— специальная поддержка умножителей;

Вам будет интересно - Реферат: Переходные процессы в несинусоидальных цепях

— каскадируемые цепочки для функций с большим количеством входов;

— многочисленные регистры/защелки с разрешением тактирования и синхронные/асинхронные цепи установки и сброса;

— внутренние шины с тремя состояниями;

— логика периферийного сканирования в соответствии со стандартом IEEE1149.1;

— датчик температуры кристалла.

Похожий материал - Реферат: Переходные процессы в электрических цепях

• Проектирование осуществляется пакетами программного обеспечения Foundation и Alliance Series , работающими на ПК или рабочей станции.

• Конфигурация кристалла хранится во внешнем ПЗУ, и загружается в кристалл после включения питания автоматически или принудительно:

— неограниченное число циклов загрузки,

— четыре режима загрузки.