Московский государственный институт радиотехники, электроники и автоматики (Технический Университет)
Проект по курсу
“Вычислительные комплексы, системы и сети ЭВМ”
Многопроцессорный вычислительный комплекс на основе коммутационной матрицы с симметричной обработкой заданий всеми процессорами
Группа: АВ-33-93
Студент: Липин В.В.
Москва
1998
1. Общая часть
1.1 Содержание
1. Общая часть
1.1. Содержание
1.2. Задание
Возможно вы искали - Реферат: Микропроцессоры для пользователей
1.3. Введение
2. Аппаратная организация МПВК
2.1. Структурная схема МПВК
2.2. Функциональная схема элемента коммутационной матрицы
2.3. Организация оперативной памяти
Похожий материал - Реферат: Микропроцессор Z80 его структура и система команд
2.3.1. Память с расслоением
2.3.2. Применение кода Хэмминга в модулях памяти
2.4. Организация резервирования и восстановления при отказе любого компонента МПВК
3. Организация функционирования ОС на МПВК
3.1. Симметричная многопроцессорная обработка (SMP)
Очень интересно - Реферат: Микроконтроллер 8250
3.2. Нити
3.2.1. Подходы к организации нитей и управлению ими в разных вариантах ОС UNIX
3.3. Семафоры
3.3.1. Определение семафоров
3.3.2. Реализация семафоров
Вам будет интересно - Реферат: Лазерные принтеры
3.4. Тупиковые ситуации
3.5. Предотвращение тупиковых ситуаций
3.5.1. Линейное упорядочение ресурсов
3.5.2. Иерархическое упорядочение ресурсов
3.5.3. Алгоритм банкира
3.6. Защита информации
4. Литература
1.2 Задание
(вариант №16)
Разработать многопроцессорный вычислительный комплекс по следующим исходным данным:
Похожий материал - Реферат: Универсальный одноплатный контроллер на однокристальной ЭВМ
· использовать матрицу с перекрестной коммутацией;
· количество процессоров – 8;
· количество блоков ОЗУ – 4;
· количество каналов ввода-вывода – 4;